【登录】
【免费注册】
我的订单
我的账户
购物车
搜索
客服微信:hiholland 或 hidutch
电子邮件:info@mycnbook.com
首页
小说
中国文学
外国文学
童书
人文社科
生活健康
文化艺术
教育语言
经济管理
科学技术
小说
情感小说
历史、军事小说
青春小说
官职场小说
诗歌
散文
杂文
中国文学
古典小说、诗词
古典文学理论
四大名著
历史古籍
民间文学
现当代文学
文学名著
名人传记
现当代文学理论
科幻侦探小说
武侠小说
幽默漫画
名家作品集
外国文学
现当代文学
文学名著
名人传记
文学理论
科幻侦探小说
幽默漫画
童书
少儿读物
少儿注音读物
绘本卡通
启蒙读物
少儿艺术
少儿科普
手工制作
少儿-点读图书
低幼衔接
智力开发
卡片挂图
人文社科
宗教
伦理学、逻辑学
心理学
美学
中外哲学
中外历史
史学考古
旅游
地理
领导人著作
婚姻家庭
成功学
公共关系
应用文写作
新闻、传播
中外文化
社科其他
生活健康
中医
针灸推拿
家庭保健
生活休闲
美食烹饪
文化艺术
美术
摄影
雕塑版画
设计
收藏
民间工艺
历书
书法
篆刻
音乐
戏剧舞蹈
影视
文艺其他
教育语言
语言工具书
奥赛华赛
作文
学生字帖
外语
外语考试
中文
素质教育
地图
体育
棋牌
点读图书
科普读物
经济管理
经济理论
股票投资、期货
财政金融
会计
保险
大众经济读物
法学理论
管理理论
管理实务
战略管理
人力资源
市场营销
项目管理
职业经理
物流管理
质量管理
管理制度表格
酒店管理
房地产
电子商务
MBA、MPA
财富论坛
WTO
科学技术
图形图像
网页制作
工具书
数据库
编程语言
操作系统
网络技术
软硬件技术
计算机基础培训
园林艺术
建筑工程
建筑设计
种植业
养殖
兽医
农业科学
交通运输
综合工具书
环保
汽车维修
摩托车维修
开源软核处理器OPENRISC的SOPC设计
销 售 价 :
€7.00
作 者 :
徐敏//孙恺//潘峰
编著
所属分类 :
图书
>
科学技术
>
编程语言
>
编程语言
库存:
3
购买数量 :
-
+
件
推荐图书
假面山庄
€11.25
清单人生
€10.50
老子
€4.00
蔡康永的情商课 为你自己活一次
€10.50
成为
€24.50
一问一世界 畅销升级版
€17.00
再孤单的人也有同类
€12.00
人设
€11.25
热点图书
马氏温灸法
€9.75
月亮与六便士
€8.75
陆犯焉识
€8.25
三体全集(全3册)
€29.00
漫长的告别
€9.88
少年维特的烦恼
€4.50
庄子
€6.25
稻草人手记
€8.00
商品介绍
作 者:
徐敏//孙恺//潘峰
出版社:
北京航空航天大学出版社
出版时间:2008-04-01 00:00:00
开 本:16开开
页 数:
印刷时间:2008-04-01 00:00:00
字 数:千字
装 帧:
语 种:无
版 次:
印 次:
I S B N:9787811241952
目录
处理器概述
1.1 从SoC到SOPC
1.3 常用软核处理器概述
1.2.1 LEON系列
1.2.2 Altera公司的NiosII
1.2.3 OpenCores组织的OpenRisc系列
第2章 OR1200软核的配置
2.1 OR1200软核的架构
2.2 OR1200软核的组成
2.3 OR1200软核的配置
第3章 Wishbone片上总线
3.1 Wishbone总线概述
3.2 Wishbone总线信号和时序
3.2.1 Wishbone总线信号
3.2.2 Wishbone总线循环
3.2.3 Wishbone互连接口、结构及工作原理
3.2.4 Wishbone主设备和从设备模型
第4章 软件开发工具的安装和使用
4.1 GNU交叉编译环境的组成和建立
4.1.1 交叉编译
4.1.2 binutils
4.1.3 GCC
4.1.4 GDB
4.1.5链接描述文件
4.2 make和Makefile的使用
4.2.1 Makefile的基本结构
4.2.2 Makefile的变量
4.2.3 隐含规则
4.2.4 make的命令行选项
4.3 加深对Makefile的理解
4.3.1 汇编语言
4.3.2 C语言
4.4 ORlk系列CPU的体系结构模拟器orlksim
第5章 片内存储器和I/O控制器的设计
5.1 FPGA内部的RAM块资源
5.1.1 RAM块的使用
5.1.2 CyelonelI的RAM块
5.1.3 单口RAM块的描述方法
5.1.4 简单双口RAM块的描述方法
5.1.5 单口ROM块的描述方法
5.2 I/O控制器的结构和功能
5.2.1 通用I/O控制器
5.2.2 最简I/O控制器
5.3 ORP概念及其定义
5.4 设计与Wishbone兼容的RAM和ROM模块
5.4.1 RAM模块
5.4.2 ROM模块
5.5 最简I/O控制器及综合结果分析
5.5.1 最简I/O控制器
5.5.2 综合结果分析
5.6 最小系统的建立、编译和仿真
5.6.1 最小系统的建立
5.6.2 编写程序
5.6.3 仿真
第6章 Debug接口的实现
6.1 JTAG原理和标准
6.1.1 JTAG简介
6.1.2 基本单元
6.1.3 总体结构
6.1.4 TAP状态机
6.1.5 应用
6.2 调试模块的结构及其与OR1200的连接方法
6.2.1 DBGI简介
6.2.2 DBGI结构
6.2.3 I/O端口
6.2.4 内部寄存器
6.2.5 链结构
6.2.6 未来发展
6.3 DBGI的集成和板级功能仿真
6.3.1 DBGI的集成
6.3.2 板级功能仿真
6.4 GDB、JTAG、GDBServer、orlksim的工作原理
6.4.1 GDB
6.4.2 GDB和JTAG Server
6.4.3 GDB和GDBServer
6.4.4 GDB和orlksim
6.4.5 JTAG协议
6.5 使用GDB和JTAG Server进行Debug接口的调试
6.6 使用DDD进行可视化调试
第7章 UARTl6550内核的结构和使用
7.1 UART的概念、功能和发展
7.2 UART的通信模式、数据格式和流控制
7.2.1 通信模式
7.2.2 数据格式
7.2.3 流控制
7.3 工业标准UART 16550
7.3.1 特性
7.3.2 接口和结构
7.3.3 寄存器
7.4 兼容16550的UART IP Core
7.5 OR1200的异常和外部中断处理
7.6 集成带有UART的系统
7.6.1 集成
7.6.2 编程
7.7 仿真带有UART的系统
7.8 验证带有UART的系统
第8章 SDRAM的时序和控制器
8.1 SRAM与DRAM
8.1.1 SRAM
8.1.2 IS61LV25616
8.1.3 DRAM
8.1.4 SRAM和DRAM比较
8.2 SDRAM的内部结构和控制时序
8.2.1 结构
8.2.2 命令和初始化
8.2.3 模式寄存器
8.2.4 Bank行激活
8.2.5 读/写时序
8.2.6 自动刷新
8.3 SDRAM控制器wb_sdram
8.4 集成和仿真存储系统
8.4.1 存储器模型
8.4.2 system_sdram.v
8.4.3 ar2000_sdram.v
8.4.4 ar2000_sdram_bench.v
8.4.5 结构
8.4.6 仿真
8.5 验证存储系统
第9章 外部异步总线控制器的设计
9.1 异步总线控制器的结构和功能
9.1.1 异步总线的组成
9.1.2 异步总线的读/写时序
9.2 编写异步总线控制器
9.2.1 编写代码
9.2.2 I/O端口
9.3 异步总线控制器的仿真
9.4 集成和仿真存储系统
9.4.1 存储器模型
9.4.2 system_eabus.v
9.4.3 ar2000_eabus.v
9.4.4 ar2000_eabus_bench.v
9.4.5 结构
9.4.6 编程
9.4.7 仿真
第10章 ORPMon的功能和实现
10.1 C语言函数接口
10.1.1 寄存器使用
10.1.2 堆栈帧
10.1.3 参数传递和返回值
10.2 ORPMon的基本功能及其实现方法
10.2.1 ORPMon
10.2.2 ORPMon基本工作原理
10.2.3 特殊功能寄存器操作
10.3 ORPMon的移植
10.3.1 源代码
10.3.2 链接文件
10.4 ORPMon的仿真
10.5 ORPMon的运行
10.6 使用Flash运行ORPMon
第11章 以太网控制器的结构和Linux驱动
11.1 以太网的CSMA/CD原理和MII接口
11.1.1 CSMA/CD
11.1.2 MII接口
11.1.3 CSMA/CD的帧接收和发送过程
11.2 OpenCores的以太网控制器
11.2.1 以太网控制器简介
11.2.2 以太网控制器的接口
11.2.3 以太网控制器的寄存器
11.2.4 缓冲描述符
11.3 以太网控制器的内部结构
11.3.1 控制器总体结构
11.3.2 MII管理模块
11.3.3 接收模块
11.3.4 发送模块
11.3.5 控制模块
11.3.6 状态模块
11.3.7 寄存器模块
11.3.8 Wishbone接口模块
11.4 嵌入式Linux简介
11.5 对Linux进行配置、修改、编译、下载和运行
11.6 使用0RPMon启动Linux
11.6.1 设计可以启动Linux的ORPMon
11.6.2 固化Linux
11.7 集成以太网控制器
11.7.1 system_eth.v
11.7.2 ar2000_eth.v
11.7.3验证以太网控制器
第12章 LCD控制器的使用
12.1 OpenCores的VGA/LCD控制器
12.2 VGA/LCD控制器的接口与寄存器
12.2.1 VGA/LCD控制器的接口
12.2.2 VGA/LCD控制器的寄存器
12.3 VGA/LCD控制器的使用方法
12.3.1 视频时序
12.3.2 像素色彩
12.3.3 带宽需求
12.4 集成和仿真VGA/LCD控制器
12.5 验证VGA/LCD控制器
第13章 SBSRAM的时序和控制器设计
13.1 SBSRAM控制器的结构和功能
13.1.1 SBSRAM的概念
13.1.2 SBSRAM控制器的读/写操作和时序
13.2 编写SBSRAM控制器
13.3 SBSRAM控制器的仿真
13.4 集成SSRAM控制器
13.4.1 system_ssram.v
13.4.2 ar2000_ssram.v
13.5 验证SSRAM控制器
附录 UP-SOPC2000教学科研平台
参考文献
内容简介
程系统(SystemOnProgrammableChip,SOPC)已经成为嵌入式系统的发展方向。本书介绍基于源代码开放的OpenRisc1200(以下简称OR1200)软核处理器的SOPC设计方法。本书分为两部分,**部分介绍OR1200软核处理器的架构和配置、Wishbone总线的标准及OR1200软核处理器软硬件开发环境的建立;第二部分以具体实例说明如何使用OR1200软核处理器完成嵌入式设